全国销售免费咨询热线
400-800-1070
产品中心
Cadence OrCAD
Cadence Allegro
Cadence Sigrity
Package Design
CMS Cloud
Custom IC
SkillCAD
AWR
Digital Design and Signoff
Verification
Cadence OrCAD X
OrCAD Capture
OrCAD PSpice Designer
OrCAD PCB Designer Professional
OrCAD PCB SI
OrCAD Sigrity ERC
OrCAD Library Builder
OrCAD FPGA System Planner
OrCAD Documentation Editor
OrCAD Panel Editor
OrCAD DFM Checher
OrCAD Engineering Data Management
OrCAD Component Information Portal
OrCAD PCB Productvity Toolbox
Allegro X Design Platform
Allegro PCB Designer
Allegro Design Authoring
Allegro PCB Librarian
Allegro ECAD MCAD Library Creator
Allegro PSpice System Designer
Allegro PSpice System Option
Allegro PCB High-Speed Option
Sigrity X Platform
Sigrity Aurora
Sigrity SPEED2000
Sigrity PowerSI
Sigrity PowerDC
Sigrity OptimizePI
Sigrity IBIS Modeling Extraction
Sigrity Broadband SPICE
Clarity 3D Solve
Celsius Thermal Solver
Sigrity XtractIM
Sigrity XcitePI Extraction
Sigrity Advanced PI
Sigrity Advanced SI
Sigrity PCB Extraction
Package Designer
Allegro Package Designer plus
SiP Layout
Silicon Layout
OrbitIO
CMS Cloud
CMS Libstudio
CMS EDM
CMS IO Designer
CMS CADPlug
CMS DesignPlus-SiP PCB
CMS STDDOC
CMS ProDOC
CMS Yeptools PCB
CMS Allegro Analyser
CMS Prolinking
Custom IC
Circuit Design
Circuit Simulation
Layout Design
Layout Verification
Library Characterization
RF/Microwave Solutions
SkillCAD
AWR Design Environment
AWR Microwave Office
AWR Analyst
AWR AXIEM
AWR Visual System Simulator
Digital Design and Signoff
Logic Equivalence Checking
Innovus Implementation and Floorplanning
Functional ECO
Low-Power Validation
Synthesis
Power Analysis
Constraints and CDC Signoff
silicon Signoff and Verification
Library Characterization
Verification
Debug Analysis
Emulation
Formal and Static Verification
FPGA-Based Prototyping
Planning and Management
Simulation and Testbench
Software-Driven Verification
Verification IP
解决方案
解决方案
电子电气研发过程及协同设计管理解决方案
高速互连设计仿真验证解决方案
系统级封装(SiP)设计解决方案
供电网络 (PDN) 设计
面向精益研发的复杂电子电气快速设计过程管理解决方案
了解更多>
服务支持
服务支持
教育培训
文档中心
视频中心
所有产品
最新资讯
最新新闻
技术资讯
随时了解最新资讯
查看更多>
关于我们
关于我们
公司概述
联系我们
登录
注册
联系我们
Cadence 推出经过认证的创新背面实现流程,以支持 Samsung Foundry SF2 技术
2023-08-16
3:47 下午
内容提要
● 完整的背面布线解决方案,助力面向移动、汽车、人工智能和超大规模应用的下一代高性能芯片设计
● Cadence SF2 数字全流程包括用于 nTSV 优化的先进技术
● 背面实现流程已在 SF2 测试芯片的成功流片中证实了其价值
中国上海,2023 年 7 月 10 日——楷登电子(美国 Cadence 公司,NASDAQ:CDNS)近日宣布推出一套完整的、经过认证的背面实现流程,以支持 Samsung Foundry 的 SF2 制程节点。
这是 Cadence 和 Samsung Foundry 的合作成果,使客户能利用 Cadence
®
数字全流程和相应的制程设计套件 (PDK),加速实现下一代移动、汽车、AI 和超大规模芯片的设计创新。这一流程已实现一个 2nm 测试芯片的成功流片,有力证实了它的应用价值。
Cadence 完整的 RTL-to-GDS 流程针对 Samsung Foundry 2nm 工艺技术经过优化,该流程包括 Genus
™
Synthesis Solution、Innovus
™
Implementation System、Integrity
™
3D-IC 平台、Quantus
™
Extraction Solution、Pegasus
™
Verification System、Voltus
™
IC Power Integrity Solution、Tempus
™
Timing Signoff Solution 和 Tempus ECO Option。背面布线改善了 PPA 结果,减少正面层的走线拥堵,可用于电源分配网络、时钟树和信号布线。相应地,Innovus Implementation System 的四个引擎也针对 Samsung Foundry 2nm 工艺经过优化:
1、Innovus GigaPlace 引擎可自动放置并合法化一个纳米硅通孔(nTSV)结构,允许在正面和背面层之间的连接。
2、Innovus GigaOpt 引擎将背面层用于对于时序来说关键的长布线,以提高芯片性能。
3、Innovus NanoRoute 引擎原生性地支持基于技术库交换格式(Tech LEF)规则的背面布线。
除了支持 SF2 技术的 Innovus Implementation System 引擎功能外,Quantus Extraction Solution 也完全支持背面层,使得 Tempus Timing Solution 能够在有正面和背面层的混合设计上签核,减少电源分配网的电压降,提高正面金属层的可布线性。
“通过与 Cadence 的持续合作,我们一直在寻找新的方法来帮助双方的共同客户加速实现下一代设计创新,”
Samsung Electronics 代工厂设计技术团队副总裁 Sangyun Kim
说,“此背面设计流程获得了Cadence数字流程的完全支持,其成功推出让客户收获了我们先进 SF2 技术的独特优势。”
“我们与 Samsung Foundry 在完整的 RTL-to-GDS 流程和 SF2 技术方面的合作取得了丰硕的成果,助力设计人员更快将产品推向市场,”
Cadence 数字与签核事业部副总裁 Vivek Mishra
表示,“我们已经看到了成功流片,期待客户能够利用我们的技术成功打造更多出色的设计。”
要了解更多关于
Cadence 先进节点数字解决方案信息,请访问
www.cadence.com/go/advnddigitalsf2
(您可复制至浏览器或点击阅读原文打开)
关于 Cadence
Cadence 是电子系统设计领域的引领者,拥有超过 30 年的计算软件专业积累。基于公司的智能系统设计战略,Cadence 致力于提供软件、硬件和 IP 产品,助力电子设计概念成为现实。Cadence 的客户遍布全球,皆为具有创新能力的企业,他们向超大规模计算、5G 通讯、汽车、移动设备、航空、消费电子、工业和医疗等具有活力的应用市场交付从芯片、电路板到完整系统的卓越电子产品。Cadence 已连续九年名列美国财富杂志评选的 100 家最适合工作的公司。如需了解更多信息,请访问公司网站 www.cadence.com。
关于耀创科技
耀创科技至今积累有20多年的EDA工程服务经验,已经在中国为数百家客户提供了EDA产品以及解决方案,极大地提高了这些客户的电子设计水平和生产效率。耀创科技也是Cadence在中国合作时间很长的代理商,公司在引进国外先进的EDA工具的同时,我们针对中国市场的特殊性,与Cadence公司合作,在国内很早提出了电子电气协同设计与工程数据管理的概念,成功地在众多研究所及商业公司内进行实施,极大的改善了PCB/SIP产品的标准化设计流程,覆盖从优选元件选控、协同设计输入、在线检查分析、标准化文档输出及PLM/PDM系统集成,获得了众多用户的赞许。与此同时,根据中国客户的实际情况,我们还提供除了软件使用培训之外的项目设计咨询服务,以帮助客户在完成实际课题的同时,也能够熟练掌握软件的高级使用方法,这一举措也取得了非常好的效果。
我们一直秉承“与客户共同成长”的服务理念,希望在国内EDA领域内能为更多客户提供支持与服务!
如需了解更多信息,请访问公司网站
www.u-c.com.cn
如需更多信息, 请联系电话:400-800-1070邮箱:
Sales@u-c.com.cn
菜单
最新新闻
技术资讯