上期我们介绍了盲/埋孔的使用,本期我们将教会大家如何使用Cadence的约束管理器,用最少的时间一键速通Layout。👍
解决光模块差分对长度差而导致的光电转换时序错乱,实现真正的自动避坑,简直是硬件狗们的「外挂级防秃神器」!
防手残党翻车,规则自动化锁死作死操作,走线稳如老狗;用好约束管理器,早下班不熬夜,枸杞保温杯里泡的都能少放两粒! 💪
2、Cadence软件配置:Allegro X Designer Plus 24.1-2024 P001 [9/4/2024] Windows SPB 64-bit EditionEdition

2.选择Physical Constraint Set> All Layers,设置一个默认的物理约束:最小线宽(Min Line Width)5mil、最大线宽(Max Line Width)40mil、劲缩模式最小线宽(Min Neck Width)5mil、颈缩模式最大允许长度(Max Neck Length)0mil、差分对最小线边间距(DP Min Line Spacing)4mil、差分对基准线间距(DP Primary Gap)5mil、颈缩模式差分队间距(DP Neck Gap)0mil、差分对正极性走线动态阻抗容限(DP (+) Tolerance)0.1mil、差分对负极性走线动态阻抗容限(DP (-) Tolerance)0.1mil

4.将这一对差分对选中XP1_DDR3_DQS0_N与XP1_DDR3_DQS0_P,鼠标右键点击Create-Differential Pair,打开创建差分对表单。



8.根据差分对网络的命名去搜索差分对网络,在+Filter输入_P,在-Filter输入_N,可以查找到按照这种方式命名的差分对,可以一键进行差分对创建。
9.点击Create进行创建。

10.查看差分对创建成功日志。

11.在规则约束管理器中的物理规则约束网络中可以看到刚刚创建的8对差分对。

13.点击菜单栏上的Objects-Create-Physical CSet…
14.创建差分对规则约束名称PhysicalCSet:DIFF_100,点击OK。


17.在Create NetClass界面的NetClass中输入名称,点击OK。
18.在刚刚创建的差分对类的Referenced Physical CSet修改为差分对规则约束:DIFF_100。

本期主要介绍了在PCB设计中创建差分对规则约束,让每一位设计师手握开挂神器,一次投板成功。下一期我们将为大家PCB设计中布线的孔的放置技巧。👋