- Neo NPU 可有效地处理来自任何主处理器的负载,单核可从 8 GOPS 扩展到 80 TOPS,多核可扩展到数百 TOPS
- AI IP 可提供业界领先的 AI 性能和能效比,实现最佳 PPA 结果和性价比
- 面向广泛的设备端和边缘应用,包括智能传感器、物联网、音频/视觉、耳戴/可穿戴设备、移动视觉/语音 AI、AR/VR 和 ADAS
灵活的 Neo NPU 非常适合对功耗非常敏感的设备以及具有可配置架构的高性能系统,使 SoC 架构师能够在智能传感器、物联网和移动设备、摄像头、耳戴/可穿戴设备、个人电脑、AR/VR 头显和高级驾驶辅助系统(ADAS)等各种产品中集成最佳的人工智能推理解决方案。新增的硬件和性能增强功能以及关键特性/功能包括:
软件是任何 AI 解决方案的关键组成部分,为此 Cadence 还升级了通用软件工具链,推出了 NeuroWeave SDK。NeuroWeave SDK 为客户提供跨 Tensilica DSP、控制器和 Neo NPU 的统一、可扩展、可配置的软件堆栈,以满足所有目标应用的需要,简化产品开发,并能随着设计要求的变化而轻松迁移。NeuroWeave SDK 支持许多行业标准的特定领域机器学习框架,包括用于自动端到端代码生成的 TensorFlow、ONNX、PyTorch、Caffe2、TensorFlow Lite、MXNet、JAX 等;Android 神经网络编译器;用于实时执行的 TF Lite Delegates;以及用于微控制器级设备的 TensorFlow Lite Micro。
Neo NPU 和 NeuroWeave SDK 支持 Cadence 的智能系统设计(Intelligent System Design™)战略,旨在通过卓越的 SoC 设计实现普适智能。
Neo NPU 和 NeuroWeave SDK 预计将于 2023 年 12 月全面上市。针对主要客户的早期参与计划已经开始。
(您可复制至浏览器打开)
