Cadence 定制设计迁移流程加快台积电 N3E 和 N2 工艺技术的采用速度

内容提要:
 Cadence Virtuoso Design Platform 助力 IC 设计自动迁移到台积电的最新工艺技术 新的生成式设计技术可将设计迁移时间缩短 2.5 倍

 相应的 PDK 支持节点到节点设计和版图的轻松迁移

中国上海,2023 年 4 月 28 日——楷登电子(美国 Cadence 公司,NASDAQ:CDNS)近日宣布推出基于 Cadence® Virtuoso® Design Platform 的节点到节点设计迁移流程,能兼容所有的台积电先进节点,包括创新的 N3E 和 N2 工艺技术。这一新的生成式设计迁移流程由 Cadence 和台积电共同开发,旨在实现定制和模拟 IC 设计在台积电工艺技术之间的自动迁移。与人工迁移相比,已使用该流程的客户成功地将迁移时间缩短了 2.5 倍。
Virtuoso Design Platform 可自动将原理图单元、参数、引脚和连线从一个台积电工艺节点迁移到另一个工艺节点。之后,Virtuoso ADE Product Suite 的仿真和电路优化环境对新原理图进行调整和优化,确保设计达到所有要求的规格和测量结果。得益于采用模板的 Virtuoso Layout Suite 生成式设计技术、Virtuoso Design Platform 的台积电模拟映射和布线技术,Cadence 和台积电的客户可以自动识别和提取现有版图中的器件组,并将其应用于新版图中的相似组。

台积电设计基础设施管理部负责人 Dan Kochpatcharin 表示:

 “ 随着应用需求的增长,许多客户希望将传统的集成电路设计迁移到我们先进的节点,例如 N3E 和 N2,以充分利用台积电创新技术的更高性能和更低功耗,我们与 Cadence 持续合作,对 PDK 和方法进行改进,简化和加快了设计迁移过程,最终缩短上市时间。”
Cadence 公司高级副总裁兼定制 IC、IC 封装、PCB 和系统分析事业部总经理 Tom Beckley 说道:“通过与台积电的最新合作,双方的共同客户可以受益于我们的先进技术,使定制/模拟设计迁移变得更简单、更省时,Virtuoso Design Platform 的节点到节点生成式设计迁移技术可以将复杂的集成电路设计在节点之间的迁移用时缩短数周,这在竞争激烈的芯片设计市场中至关重要。”

Cadence Virtuoso Design Platform 支持 Cadence 智能系统设计(Intelligent System Design)战略,助力实现系统级芯片(SoC)的卓越设计。

如需了解  Virtuoso Design Platform 请访问:www.cadence.com/go/virtuosomrgrationN3EN2pr

(您可复制至浏览器或点击阅读原文打开)

关于 Cadence
Cadence 是电子系统设计领域的引领者,拥有超过 30 年的计算软件专业积累。基于公司的智能系统设计战略,Cadence 致力于提供软件、硬件和 IP 产品,助力电子设计概念成为现实。Cadence 的客户遍布全球,皆为具有创新能力的企业,他们向超大规模计算、5G 通讯、汽车、移动设备、航空、消费电子、工业和医疗等具有活力的应用市场交付从芯片、电路板到完整系统的卓越电子产品。Cadence 已连续九年名列美国财富杂志评选的 100 家最适合工作的公司。如需了解更多信息,请访问公司网站 www.cadence.com。

关于耀创科技
耀创科技至今积累有20多年的EDA工程服务经验,已经在中国为数百家客户提供了EDA产品以及解决方案,极大地提高了这些客户的电子设计水平和生产效率。耀创科技也是Cadence在中国合作时间很长的代理商,公司在引进国外先进的EDA工具的同时,我们针对中国市场的特殊性,与Cadence公司合作,在国内很早提出了电子电气协同设计与工程数据管理的概念,成功地在众多研究所及商业公司内进行实施,极大的改善了PCB/SIP产品的标准化设计流程,覆盖从优选元件选控、协同设计输入、在线检查分析、标准化文档输出及PLM/PDM系统集成,获得了众多用户的赞许。与此同时,根据中国客户的实际情况,我们还提供除了软件使用培训之外的项目设计咨询服务,以帮助客户在完成实际课题的同时,也能够熟练掌握软件的高级使用方法,这一举措也取得了非常好的效果。
我们一直秉承“与客户共同成长”的服务理念,希望在国内EDA领域内能为更多客户提供支持与服务!
如需了解更多信息,请访问公司网站 www.u-c.com.cn
如需更多信息, 请联系电话:400-800-1070邮箱:Sales@u-c.com.cn