全国销售免费咨询热线:400-800-1070

OrCAD PSpice AA

PSpice Advanced Analysis可以帮助您改善设计的性能,并提高电路的有效性及可靠性。这些特色包含Sensitivity、Monte Carlo、Smoke(Stress) Analysis;并在Optimizer的引擎里,新建立多种的算法。 这些特色原是针对模拟工作平台的Unix环境,现在也可以用在Windows的工作平台,提供PSpice的Users一个非常好的使用者接口设计。也增加模拟组件的Model到PSpcie里做模拟。

  • Sensitivity Analysis 
  • Monte Carlo Analysis 
  • Optimizer  
  • Smoke Analysis

以上这四个特色是建立在Advanced Analysis的环境里,架构在PSpice基本模块的框架里。在每次模拟的时候,有三个是使用PSpice 的Measurements 去评估出电路的效能特性值。

在PSpiceV9.2.2的Measurements(以前叫Goal Function)可以成功的评估出电路的效能特性值,并能在每次模拟后再一次很快的review。 Demonstrations of Advanced Analysis Measurements   

通过Measurement 可以很清楚的测出电路性能特性值,是架构在Simulation results的命令下。例如:在Gain的曲线里,可以指出:Bandwidth、Maximum gain等等的特性值。在Simulation data里,Measurement成功的测出曲线特性值,且能准确的表达 [ e.g.max(v(1)-min(v(2)) ),并很快的量出特性值。这是显示在Measurement results tab,在每次的电路仿真后。PSpice 已经内含一些Measurement 的Library,供给User去使用,例如:Risetime、Overshoot、Bandwidth、Gain margin,…etc;另也提供User新建立Measurement(可复制或更改现有的Measurement去编辑)的功能。

Sensitivity Analysis(灵敏度分析)

我们可以通过Sensitivity Analysis找出最Critical的Components针对各个不同的特性。这些Critical的Components,可指出变紧Tolerances及Optimizer的候选角色。

同时也可以指出影响较小的Critical Components,在不影响设计的效能或良率下,让您可以做较好选择,以减少成本。这个Sensitivity Analysis的窗口会自动加载 电路参数的误差值。


Measurement(电路性能分析)

可以很容易的加载到Sensitivity的分析里。Advanced Analysis 自动的调整每个电路的参数:像是Tolerance或是每次模拟完后的Measurements值。在每一次Sensitivity完成后,将试图决定Component变化的Worst Case特性,换句话说就是找出最差的  Performance,并对nominal(理想)特性取其中的两个方向之一的特性做最大值及最小值的表示。 这结果显示在Parameter及Specification 的Tables里。

Parameter Table每个列的内容会随Specification Table里所指到的特性值,去显示对应的结果。Parameter Table行的内容显示组件的参数,在列里显示Parameter及Original(Value)的内容。并在Parameter Table里也用长条图显示,让您可以很容易的比对那个组件对那个特性最敏感,并对此字段可做最排序。

Specification Table能够显示并启动Measurements(特性值)、Simulation Profile及Worst Case的最大与最小值。在Specification Table所指到的特性值,在后面会显示显示 Worst Case计算出来的最大值与最小值,随着Parameter Table里的组件参数所计算Relative或是Absolute的灵敏度。

Monte Carlo Analysis(蒙特卡罗分析)

Monte Carlo分析是对您的电路设计,预先做良率的分析并用统计图来表示。在新的Monte Carlo分析里,是架构在PSpice的Measurements里。执行Monte Carlo分析是针对每个组件的参数及误差范围的设定,用机率分布方式来随机的取样并做分析,在每次模拟完后的统计的分析里,显示特性值及其结果。

Monte Carlo 分析窗口(See Figure3)里的每Measurement的特性,可让User指出最大与最小的限制范围,并根据这些值计算良率,并Report出其它的统计数据:例如:Mean、Median、Sigma...etc,可显示probability density function(PDF) histogram及cumulative distribution function(CDF) histogram。光标通过图表可移动并显示限制的范围。最后在Separate Tab里,也可以观察每个Measurement的数据,且完整纪录在分析的Log File里。


Optimizer(电路优化)

相对于以前的PSpice Optimizer,在PSpice Advanced Analysis里头,新的Optimizer有做很大的改善。它没有限制Parameter及Specifications的个数。Specifications 是架构在Measurements里,并可从PSpice加载进来。在线路图里无须额外的设定参数;它们可以在Optimizer的list去选择,也可以从Sensitivity Analysis的窗口里或是线路图里加载。Parameters 也有“Cross-probed”的功能在Optimizer的窗口里,让您很容易的去找寻在线路图里的组件。更提供四个搜寻的引擎去最佳化电路的设计。

  • LSQ: Least Squares Gradient-based algorithm:找最小的整体误差,做电路的最佳化分析。
  • Modified LSQ:也是Gradient-based algorithm,但是用在Goal及Constraint的最佳化分析里,且用较少的仿真试着去做电路的最佳化分析。
  • Random: 随机取样参数的集合,并做多次的仿真来作电路的最佳化分析。
  • Discrete: 经由Advanced Analysis提供(e.gResistor-5%)或是User自订的Table,让Parameter找寻接近且实际上有的组件值。

最佳化每一步的时候,在Specifications Tab里设定的想要的规格(目标Goal或范围Constraint)及权重,若搜寻不到特性规格时,会及时显示error plot。 您可用光标在Plot窗口移动到先前的点上,来观察 Measurement的参数。任何之前的点都可以”Copy到下一次去Run”,所以它可以使用在起始的点上,并在之后执行最佳化的模拟。


Smoke Analysis(冒烟分析/电应力分析)

Smoke 分析是分析电路在工作时组件所承受的压力。它是用在瞬时分析,仿真并计算的各组件参数的特性,是否符合在安全的工作范围里。并可以比对出那个参数特性违反限制,并在Table里显示出它的结果且您可以对它排序,让您可以很容易的找出那个是组件的参数所承受到的压力最大。 对于组件的maximum operating conditions(MOC)可以存到Library model里,或是在线路图指定。例如: ”Power”的属性是定义电阻最大的消耗功率限制(Power rating)。一些限制的格式是可以指定的,像是二极管的maximum forward current、双极性晶体管的maximum VCE、最大功率消耗甚至于工作的温度。

对于温度的计算,是架构于工作时的功率及任何周遭的case组件(有被User指定因热所产生的阻抗)。maximum operating conditions(MOC)能减少drating,并针对违反更多的安全工作限制来比较结果,以确保电路的可靠度及有较长的使用寿命。


Libraries

在PSpice增加了模拟工作平台的Model 的Library,且提供在Advanced Analysis里。这些Model包含BJTs、JFETs、MODFETs、IGBTs、SCRs、Magnetic cores及toroids、Power diodes 及Bridges、Operational amplifiers、Optocouplers、Regulators、PWM controllers、Multipliers、Timers及Sample-and-holds。

OrCAD Signal Explorer

Cadence OrCAD Signal Explorer能帮助电子设计工程师们解决在电路板设计过程当中遇到的信号完整性问题,这些问题在原理图设计阶段到PCB元器件的布局和布线过程中一直存在。它可以进行布线前和布线 后的网络拓扑结构提取、信号仿真分析和验证,允许用户制定设计规则来驱动网络的互连方式来提高PCB设计的稳定性。

Cadence Allegro Design Authoring

系统厂商一直以来都在寻求以尽可能低的成本创新产品, 这迫切需要一种方法来创造性的产品设计---要求更短、更可预测的设计周期。随着新的标准接口、体系架构和实现方法等设计要求的不断加强,硬件设计师需要一个完整的设计输入解决方案来平衡不断发展的技术和方法的需要。Cadence Allegro Design Authoring是一种可扩展的、易用的设计解决方案,使用图表和电子表格界面来加快设计意图的实现过程(集成可驱动性的高速设计约束)。

Allegro Pspice Simulator

在较大的电路设计系统上,PCB设计团队需要快速、可靠的仿真软件来实现对设计的收敛Cadence Allegro PSpice®System Designer提供PCB设计人员的仿真技术是把电路仿真环境与PCB布局布线设计环境完全集成在一起,构成一个完整的统一集成环境设计师通过集成模拟和事件驱动数字仿真,可以在不牺牲精度的情况下提高仿真速度。同时,使用PSpice高级分析功能,设计师可以最大限度的提高电路的性能、提高成品率和可靠性

OrCAD PCB Designer

OrCAD PCB Designer提供了PCB从概念到生产所有环节所需要的设计解决方案,它具有灵活可扩展特点且经过产品设计验证,市场覆盖了从智能控制、工业机器人、汽车和航空航天等,OrCAD PCB Designer Standard和OrCAD PCB Designer Professional产品均可帮助客户在当今的电子市场保持一定的竞争力。OrCAD PCB 设计解决方案可以缩短设计周期,挑战新兴的软硬结合基板设计,可大大加快产品上市时间,实现设计目标。

Allegro PCB Design Solution

        随着半导体工业的发展,产生了越来越多的新型半导体器件,这也对设计带来了更大的技术挑战,比如器件引脚越来越多,而引脚间距越来越小,如BGA器件。此外,新型器件所应用的标准接口,如DDR3,DDR4,PCI Express Gen3,USB3.0等,需要采用新的方法进行电路设计。为了解决这些问题,PCB设计人员需要找到更好的解决方案来应对新技术带来的各种挑战。

Cadence OrCAD FPGA System Planner

      当工程师在PCB板上设计大规模引脚FPGA时,他们将遇到一些挑战:包括创建最初引脚分配、FPGA与原理图相结合、以及确保FPGA的合理布线。Cadence OrCAD FPGA System Planner正是为了应对如此的挑战,该模块为FPGA和PCB的协同设计提供了一个完整 的、并具有可扩展性的解决方案,它能使以创建最优“器件-规则-准确”为目标的引脚分配过程自动进行。使用自动引脚分配综合技术来 代替以前容易出错的手动操作过程,就可通过这个独特的布局解决方 案减少在PCB板设计过程当中出现的反复迭代次数,同时缩短了创建最优引脚分配所需要的时间。 

OrCAD PSpice Designer

OrCAD PSpice Designer是一款高性能的、经过工业级设计验证的数模混合电路仿真和波形查看仿真工具,作为全球最流行的、通用的、元器件和IC模型可扩展的混合电路仿真器,OrCAD PSpice软件仿真技术适用于许多行业领域的产品设计中,如航空航天、医疗、电力电子和汽车等行业,也广泛应用于一些研究机构作为设计参考实现来使用。它能够模拟你的设计从简单的电路,复杂的电路,功率电源系统到射频系统和定制的IC设计。内置数学函数,ABM行为建模,电路优化,机电系统联合仿真,其电路模拟仿真环境已经远远超过一般意义的电路仿真软件。

Cadence SiP Layout

      系统级封装(SiP)的实现为系统架构师和设计师带来了新的障碍。传统的EDA解决方案未能将高效的SiP发展所需的设计流程自动化。通过启动和集成设计理念的探索,捕捉,构建,优化,以及验证复杂的多芯片和PCB组件的分立基板,Cadence的SiP设计技术简化了多个高引脚数的芯片与单一基板间的集成。

OrCAD Sigrity ERC

Sigrity™ ERC(电气规则检查)拥有电气规则检查的功能,这能让电路板设计者在没有仿真模型或者足够的信号完整性专业能力的情况下, 简单而快捷地分析信号质量的问题和原因。
由于使用了工业和市场领先的Cadence Sigrity技术, Sigrity ERC超越了简单的基于几何的设计规则检查, 分析到那些通常只能被专业SI/PI工具发现的信号质量问题。


OrCAD PCB Productivity Toolbox

OrCAD PCB Productivity Toolbox提供了一套实用工具,旨在通过启用或简化当前常见或新兴的许多设计任务来提高PCB设计人员的工作效率,工具箱实用程序直接集成到OrCAD PCB编辑器环境中,也遵守其一贯的执行风格,对设计人员的工具使用习惯几乎没有影响。


Cadence OrCAD Capture CIS

Cadence OrCAD Capture CIS全球应用最多且经过生产验证的原理图输入工具和强大的元件信息管理系统。Cadence OrCAD Capture CIS集成强大的原理图设计功能,其特点主要是具有快捷的元件信息管理系统(CIS),并具有通用PCB设计入口。扩展的CIS功能可以方便地访问本地元件优选数据库和元件信息。通过减少重新搜索元件信息或重复建库,手动输入元件信息,维护元件数据的时间,从而可以提高生产率。无论是设计全新的模拟,数字,或混合信号电路,还是修改现有电路板的电路原理图,或进行层次结构电路图设计,OrCAD Capture CIS提供电路设计从构思到生产所需的一切。

Cadence OrCAD Capture原理图输入

Cadence OrCAD Capture是一款具有简单易用、功能特点丰富的电路原理图输入工具。由于它简单直观的使用模式和易用性使其成为全球最受欢迎的设计输入工具。同时具有元件信息管理系统(CIS)可以在线访问或从中心元件数据库中调用元器件符号,可以极大的提高电路图的绘制效率。

OrCAD Capture CIS

Orcad Capture CIS/ Allegro Design Entry CIS 16.6新增功能列表,如下,具体内容及相关操作见技术白皮书。

1.   在Capture下运行SigXplorer进行信号完整性分析

2.      从菜单中放置PSpice元件

3.      配置菜单和工具栏

4.      设计和库文件保存功能的扩展

5.      查找功能的扩展

6.      NetGroup使用模型的升级

7.      查询并替换Off-Page Connector(端口连接符)

8.      Cache更新扩展

9.      为元器件设置 User Assigned Flag.

10.        实现同一个设计中不同层次电路图的自动顺序编号

11.        数据库压缩与处理能力的增强

12.        打开由低版本软件生成的设计文件

13.        关闭所有标签页

14.        DRC功能扩展

15.        Project SaveAs功能的扩展

16.        学习资料

II. Capture 16.6中已经解决的重要问题

1、CCR 1065649: 兼容16.5和16.3版本问题

2、CCR 730224:对库文件进行了更新但没有更新信息

3、CCR 724738:Update/Replace Cache对用户定义的引脚形状无效

序号 文件名称 文件大小 上传时间
1    2020-04-01
2   OrCAD PCB Designer-U-Creative.pdf 1.04MB 2020-03-20
3   Cadence OrCAD FPGA System Planner.pdf 6.83MB 2020-03-25
4   Allegro_PCB_Design.pdf 2.67MB 2020-03-20
5   OrCAD PCB Designer-U-Creative.pdf 1.04MB 2020-03-20
6   Allegro Pspice Simulator.pdf 8.94MB 2020-03-20
7   Cadence Allegro Design Authoring.pdf 7.37MB 2020-03-19
8   OrCAD Signal Explorer.pdf 4.89MB 2020-03-18
9   orcad-productivity-toolbox-U-Creative.pdf 5.31MB 2020-03-14
10   OrCAD Sigrity ERC 404 KB 2011-09-07
11   Cadence PCB Designer_datasheet.pdf 904 KB 2010-11-18
12   Cadence OrCAD Capture原理图输入.pdf 849 KB 2010-11-18
13   Cadence OrCAD Capture CIS.pdf 1.8 MB 2010-11-18