OrCAD PSpice Designer
OrCAD PSpice Designer
OrCAD PSpice Designer是一款高性能的、经过工业级设计验证的数模混合电路仿真和波形查看仿真工具,作为全球最流行的、通用的、元器件和IC模型可扩展的混合电路仿真器,OrCAD PSpice软件仿真技术适用于许多行业领域的产品设计中,如航空航天、医疗、电力电子和汽车等行业,也广泛应用于一些研究机构作为设计参考实现来使用。它能够模拟你的设计从简单的电路,复杂的电路,功率电源系统到射频系统和定制的IC设计。内置数学函数,ABM行为建模,电路优化,机电系统联合仿真,其电路模拟仿真环境已经远远超过一般意义的电路仿真软件。
OrCAD PSpice Designer产品包括了PSpice仿真和Capture设计输入,其中OrCAD Capture提供了快速、简单、直观的图形化设计输入环境,具有高度集成化的工程设计流程,通过可扩展的OrCAD PSpice Designer Plus模块可以进一步对电路进行高级设计仿真来改善电路产品的性能,成本效益和可靠性。
此外,通过集成化的接口提供了与MathWorks公司的MATLAB/Simulink之间无缝对接进行电路系统仿真流程,完成诸如机电系统的联合仿真等。
功能特点:
- 支持可扩展的模型库、模型关联和模型创建,支持CPU多核心工作,完全集成在OrCAD Capture设计流程中集中管理项目和设计数据。
- 支持与MATLAB/Simulink接口,允许电路系统级仿真,用来模拟真实电路系统的行为。
- 支持Smoke分析用来模拟电路的过应力问题,支持Monte Carlo分析考虑元器件误差变化引起的生产良率问题。
- 支持多厂家模型,内嵌数学函数和行为级模型,进行定制化模拟仿真。
- 强大的波形在线预览和结果后处理能力可大大加速检查和分析过程,不需要经过反复的模拟。
- 支持C/C++,SystemC,VerilogA-ADMS语言算法级模型,建立抽象系统的行为级仿真进行虚拟原型系统验证。
- 开放式的电路设计平台架构,支持客制化的算法和结果的后处理。
Simulation Features
仿真
OrCAD PSpice支持DC,AC和瞬态分析来得到电路输入变化的响应通过验证模拟部分的节点电压,支路电流和驱动电源确保印制电路板设计中功能的“正确性”。在整个仿真的进程中可以创建和查看复杂的测量结果。基于同一个原理图设计文件可以创建多个仿真节点文件,因此用户可以针对同一原理图设计文件重新运行设置好的各种仿真类型。仿真偏置点结果
可以直接显示在原理图上,偏置点结果包括节点电压,器件功耗,引脚/支路电流。
混合信号设计还可以验证模拟部分嵌入的数字Setup/hold时序。综合模拟和事件驱动数字仿真意味着改进了速度而精度不受损失。数字功能支持5种逻辑电平和64位字长,负载依赖延迟,以及竞争/冒险检查。 PSpice仿真还带有数字门电路的传输模型和约束检查(例如违背Setup/Hold时序)。
结果和数据的显示
可扩展的OrCAD PSpice Probe波形分析器使设计人员能够做复杂的测量,交互探测,查看多条曲线波形,并允许用户选择一组扩展的数学函数去对仿真结果进行运算输出。设计人员可以创建新的仿真波形显示模板,通过在电路图中对所需的引脚,网络和器件进行简单地标记后,利用创建仿真波形显示模板可以更轻松地作复杂测量。
OrCAD PSpice Probe波形分析器也能使用内置函数和创建自定义测量方法可以实现电路的性能特性的分析。对于数据显示,附加功能允许绘制电路电压,电流和功耗的实数或复数函数,包括小信号的增益和相位裕度的波特图。支持显示时域信号的傅立叶波形或相互切换,支持元件参数变化扫描、蒙特卡洛仿真和最坏情况仿真的波形结果集中展示。
图1 可扩展的波形后处理,测量和数学函数计算功能
模型与建模
可以从网上获得的厂商提供的模型和模型库越来越多,PSpice模型库已提供超过33,000的模拟及混合信号模型。这个库包括超过4500个参数模型,这些模型有BJTs,JFETs,MOSFETs,IGBTs,SCRs,可控硅,以及变压器磁芯及环形磁芯,功率二极管和桥接器,运算放大器,光电耦合器,稳压器,PWM控制器,乘法器,定时器,以及采样和保持模型。
还包括种类繁多的准确的内部模型,大部分模型都对温度的影响增加了参数控制。利用器件方程开发工具包(DEDK)可以构建新的内部模型方程。
行为模型功能模块用数学表达式和函数来描述,使设计人员能够利用全套的数学运算,非线性函数和滤波器。电路的行为可以用时域或频域,数学公式(包括拉普拉斯变换),或查表的方式来表示,并且在不同条件下都可以精确给出错误和警告信息。
器件模型编辑器Model Editor提供了一种使用的器件特性曲线来创建模型的简便方法。直观的激励产生及编辑器可以很容易建立各种各样的仿真激励源。任何形状的激励都使用内置函数创建,也可以采用参数描述的方法和用鼠标绘制分段线性(PWL)来描述仿真激励。数字仿真激励可用于信号,时钟和总线仿真激励创建。
PSpice器件模型(IP)可以利用加密功能进行加密保护,它允许器件模型用56位DES算法进行加密。
OrCAD Signal Explorer
Cadence Allegro Design Authoring
Allegro Pspice Simulator
在较大的电路设计系统上,PCB设计团队需要快速、可靠的仿真软件来实现对设计的收敛。Cadence Allegro PSpice®System Designer提供PCB设计人员的仿真技术是把电路仿真环境与PCB布局布线设计环境完全集成在一起,构成一个完整的统一集成环境。设计师通过集成模拟和事件驱动数字仿真,可以在不牺牲精度的情况下提高仿真速度。同时,使用PSpice高级分析功能,设计师可以最大限度的提高电路的性能、提高成品率和可靠性。
OrCAD PCB Designer
OrCAD PCB Designer提供了PCB从概念到生产所有环节所需要的设计解决方案,它具有灵活可扩展特点且经过产品设计验证,市场覆盖了从智能控制、工业机器人、汽车和航空航天等,OrCAD PCB Designer Standard和OrCAD PCB Designer Professional产品均可帮助客户在当今的电子市场保持一定的竞争力。OrCAD PCB 设计解决方案可以缩短设计周期,挑战新兴的软硬结合基板设计,可大大加快产品上市时间,实现设计目标。
Allegro PCB Design Solution
Cadence OrCAD FPGA System Planner
OrCAD PSpice Designer
OrCAD PSpice Designer是一款高性能的、经过工业级设计验证的数模混合电路仿真和波形查看仿真工具,作为全球最流行的、通用的、元器件和IC模型可扩展的混合电路仿真器,OrCAD PSpice软件仿真技术适用于许多行业领域的产品设计中,如航空航天、医疗、电力电子和汽车等行业,也广泛应用于一些研究机构作为设计参考实现来使用。它能够模拟你的设计从简单的电路,复杂的电路,功率电源系统到射频系统和定制的IC设计。内置数学函数,ABM行为建模,电路优化,机电系统联合仿真,其电路模拟仿真环境已经远远超过一般意义的电路仿真软件。
Cadence SiP Layout
OrCAD Sigrity ERC
Sigrity™ ERC(电气规则检查)拥有电气规则检查的功能,这能让电路板设计者在没有仿真模型或者足够的信号完整性专业能力的情况下, 简单而快捷地分析信号质量的问题和原因。
由于使用了工业和市场领先的Cadence Sigrity技术, Sigrity ERC超越了简单的基于几何的设计规则检查, 分析到那些通常只能被专业SI/PI工具发现的信号质量问题。
OrCAD PCB Productivity Toolbox
OrCAD PCB Productivity Toolbox提供了一套实用工具,旨在通过启用或简化当前常见或新兴的许多设计任务来提高PCB设计人员的工作效率,工具箱实用程序直接集成到OrCAD PCB编辑器环境中,也遵守其一贯的执行风格,对设计人员的工具使用习惯几乎没有影响。
Cadence OrCAD Capture CIS
Cadence OrCAD Capture CIS全球应用最多且经过生产验证的原理图输入工具和强大的元件信息管理系统。Cadence OrCAD Capture CIS集成强大的原理图设计功能,其特点主要是具有快捷的元件信息管理系统(CIS),并具有通用PCB设计入口。扩展的CIS功能可以方便地访问本地元件优选数据库和元件信息。通过减少重新搜索元件信息或重复建库,手动输入元件信息,维护元件数据的时间,从而可以提高生产率。无论是设计全新的模拟,数字,或混合信号电路,还是修改现有电路板的电路原理图,或进行层次结构电路图设计,OrCAD Capture CIS提供电路设计从构思到生产所需的一切。
Cadence OrCAD Capture原理图输入
OrCAD Capture CIS
Orcad Capture CIS/ Allegro Design Entry CIS 16.6新增功能列表,如下,具体内容及相关操作见技术白皮书。
1. 在Capture下运行SigXplorer进行信号完整性分析
2. 从菜单中放置PSpice元件
3. 配置菜单和工具栏
4. 设计和库文件保存功能的扩展
5. 查找功能的扩展
6. NetGroup使用模型的升级
7. 查询并替换Off-Page Connector(端口连接符)
8. Cache更新扩展
9. 为元器件设置 User Assigned Flag.
10. 实现同一个设计中不同层次电路图的自动顺序编号
11. 数据库压缩与处理能力的增强
12. 打开由低版本软件生成的设计文件
13. 关闭所有标签页
14. DRC功能扩展
15. Project SaveAs功能的扩展
16. 学习资料
II. Capture 16.6中已经解决的重要问题
1、CCR 1065649: 兼容16.5和16.3版本问题
2、CCR 730224:对库文件进行了更新但没有更新信息
3、CCR 724738:Update/Replace Cache对用户定义的引脚形状无效