全国销售免费咨询热线:400-800-1070

Allegro PSpice Simulator

PCB设计、仿真及分析完全统一的集成环境在较大的电路设计系统上,PCB设计团队需要快速、可靠的仿真软件来实现对设计的收敛。Cadence Allegro PSpice System Designer提供PCB设计人员的仿真技术是把电路仿真环境与PCB布局布线设计环境完全集成在一起,构成一个完整的统一集成环境。设计师通过集成模拟和事件驱动数字仿真,可以在不牺牲精度的情况下提高仿真速度。同时,使用PSpice高级分析功能,设计师可以最大限度的提高电路的性能、提高成品率和可靠性。

Cadence PSpice仿真技术

Allegro PSpice System Designer模拟以及混合仿真器,它能支持解决从高频系统到低功耗IC电路的任何电路设计所带来的挑战,功能强大的仿真引擎可轻松集成Cadence PCB原理图输入的解决方案,从而缩短产品上市时间并控制运营成本。海量器件厂商提供的模型、内置数学函数和行为模型建模技术等资源,结合一个交互的,容易使用的流程化的仿真环境有助于实现高效的设计过程。其提供的高级分析功能(灵敏度分析、蒙特卡诺、冒烟分析、参数绘图仪、多参数优化分析),可以提高设计性能、提高成品率以及可靠性。Allegro PSpiceSystem Designer现在提供新的器件模型接口功能,用于自动生成用C / C ++、SystemC、Verilog A-ADMS以及行为模拟器件和受控源编写的多级抽象模型代码。


技术优势

  • 具有仿真速度快、仿真结果准确、确保对大型电路仿真的收敛性。
  • 通过集成模拟和事件驱动的数字仿真来提高速度而不会降低精度。
  • 通过使用直流、交流、噪声、和瞬态分析来探索电路行为。
  • 具有PSpice-Simulink-Matlab接口软件模块来用于测试实际电子设计的系统级接口。
  •  提供超过33000个模拟和混合信号器件模型库供设计师调用。
  • PSpice自动识别A-to-D和D-to-A的连接,通过插入接口子电路和供电模块,对之进行适当的处理。
  • 用What-if方法理解并探索电路定能和功能的关系。
  • 使用PSpice优化器能自动最大化优化电路性能。
  • 使用数学表达式,函数和行为级器件来识别和模拟复杂电路的功能模块。
  • 使用Smoke分析可以确定哪些组件超负荷,使用Monte Carlo分析看是否符合可制造性,这些都有助于防止电路板故障。
  • 用C / C ++和SystemC编写的虚拟原型(利用GUI代码生成的混合信号系统模型),和用Verilog A编写的紧凑模型(利用自动器件模型合成器的生成),可以很容易地在PSpice环境中使用。

软件特点

用于PCB设计的Cadence仿真技术与Cadence前端、后端的设计流程无缝集成,从而可以为仿真和PCB设计提供单一,统一的集成设计环境。

设计输入和编辑

从拥有超过33000个符号和模型的库中选择元器件,用户可以方便的使用Cadence PCB原理图设计输入完成电路搭建、进行仿真和设计。软件提供了许多实用的功能,可以轻松捕获和模拟混合信号设计。还包括仿真运行一键启动和仿真数据与电路交互查看,以及许多其他附加的实用程序。此外,Allegro PSpice System Designer还包含一个语法感知的Spice电路文件文本编辑器。 

激励创建

访问可参数化描述的内置函数或用鼠标徒手绘制分段线性(PWL)信号来创建任何形状激励。为信号,时钟和总线创建数字激励,通过单击和拖动引入和移动转换。

电路仿真

用户可以很容易的设置和运行仿真,然后在电路图编辑环境中与Probe(行业标准的波形查看器)中交叉探测仿真结果。软件支持多个仿真剖面文件,用户能够在同一原理图上调用和运行不同的仿真。用户可以直接在原理图上查看仿真偏置结果,包括节点电压,器件功率计算以及引脚和子电路电流。软件支持设置断点(Checkpoint) 重起电路仿真进程,当相同的电路有点小改变并被多次仿真,这样可以节省仿真时间。此外,设计人员能够在模拟过程中使用特殊组件(Assertions)插入错误和警告条件,在仿真过程中为仿真器标注这些条件。

混合模拟数字仿真

集成模拟和事件驱动数字仿真引擎可提高速度,且不损失精度。单个图形波形分析器在同一时间轴上显示混合模拟和数字仿真结果。数字功能支持五个逻辑电平和64strengths,Allegro PSpice System Designer还为数字门和约束检查(如设置和保持时间)提供了传播建模功能。

...

 这些工具还使用户能够使用内置的测量功能和自定义测量函数来测量电路的性能特性。对于数据显示,附加的功能允许绘制电路电压、电流和功耗的实数和复变函数,这包括增益和相位裕量波特图和小信号特征导数(见下图)。使用浮动标签在图中标出每个节点的电路电压、电流和零时刻的功耗的仿真结果。


Allegro PSpice System Designer提供完整的仿真环境


OrCAD Signal Explorer

Cadence OrCAD Signal Explorer能帮助电子设计工程师们解决在电路板设计过程当中遇到的信号完整性问题,这些问题在原理图设计阶段到PCB元器件的布局和布线过程中一直存在。它可以进行布线前和布线 后的网络拓扑结构提取、信号仿真分析和验证,允许用户制定设计规则来驱动网络的互连方式来提高PCB设计的稳定性。

Cadence Allegro Design Authoring

系统厂商一直以来都在寻求以尽可能低的成本创新产品, 这迫切需要一种方法来创造性的产品设计---要求更短、更可预测的设计周期。随着新的标准接口、体系架构和实现方法等设计要求的不断加强,硬件设计师需要一个完整的设计输入解决方案来平衡不断发展的技术和方法的需要。Cadence Allegro Design Authoring是一种可扩展的、易用的设计解决方案,使用图表和电子表格界面来加快设计意图的实现过程(集成可驱动性的高速设计约束)。

Allegro Pspice Simulator

在较大的电路设计系统上,PCB设计团队需要快速、可靠的仿真软件来实现对设计的收敛Cadence Allegro PSpice®System Designer提供PCB设计人员的仿真技术是把电路仿真环境与PCB布局布线设计环境完全集成在一起,构成一个完整的统一集成环境设计师通过集成模拟和事件驱动数字仿真,可以在不牺牲精度的情况下提高仿真速度。同时,使用PSpice高级分析功能,设计师可以最大限度的提高电路的性能、提高成品率和可靠性

OrCAD PCB Designer

OrCAD PCB Designer提供了PCB从概念到生产所有环节所需要的设计解决方案,它具有灵活可扩展特点且经过产品设计验证,市场覆盖了从智能控制、工业机器人、汽车和航空航天等,OrCAD PCB Designer Standard和OrCAD PCB Designer Professional产品均可帮助客户在当今的电子市场保持一定的竞争力。OrCAD PCB 设计解决方案可以缩短设计周期,挑战新兴的软硬结合基板设计,可大大加快产品上市时间,实现设计目标。

Allegro PCB Design Solution

        随着半导体工业的发展,产生了越来越多的新型半导体器件,这也对设计带来了更大的技术挑战,比如器件引脚越来越多,而引脚间距越来越小,如BGA器件。此外,新型器件所应用的标准接口,如DDR3,DDR4,PCI Express Gen3,USB3.0等,需要采用新的方法进行电路设计。为了解决这些问题,PCB设计人员需要找到更好的解决方案来应对新技术带来的各种挑战。

Cadence OrCAD FPGA System Planner

      当工程师在PCB板上设计大规模引脚FPGA时,他们将遇到一些挑战:包括创建最初引脚分配、FPGA与原理图相结合、以及确保FPGA的合理布线。Cadence OrCAD FPGA System Planner正是为了应对如此的挑战,该模块为FPGA和PCB的协同设计提供了一个完整 的、并具有可扩展性的解决方案,它能使以创建最优“器件-规则-准确”为目标的引脚分配过程自动进行。使用自动引脚分配综合技术来 代替以前容易出错的手动操作过程,就可通过这个独特的布局解决方 案减少在PCB板设计过程当中出现的反复迭代次数,同时缩短了创建最优引脚分配所需要的时间。 

OrCAD PSpice Designer

OrCAD PSpice Designer是一款高性能的、经过工业级设计验证的数模混合电路仿真和波形查看仿真工具,作为全球最流行的、通用的、元器件和IC模型可扩展的混合电路仿真器,OrCAD PSpice软件仿真技术适用于许多行业领域的产品设计中,如航空航天、医疗、电力电子和汽车等行业,也广泛应用于一些研究机构作为设计参考实现来使用。它能够模拟你的设计从简单的电路,复杂的电路,功率电源系统到射频系统和定制的IC设计。内置数学函数,ABM行为建模,电路优化,机电系统联合仿真,其电路模拟仿真环境已经远远超过一般意义的电路仿真软件。

Cadence SiP Layout

      系统级封装(SiP)的实现为系统架构师和设计师带来了新的障碍。传统的EDA解决方案未能将高效的SiP发展所需的设计流程自动化。通过启动和集成设计理念的探索,捕捉,构建,优化,以及验证复杂的多芯片和PCB组件的分立基板,Cadence的SiP设计技术简化了多个高引脚数的芯片与单一基板间的集成。

OrCAD Sigrity ERC

Sigrity™ ERC(电气规则检查)拥有电气规则检查的功能,这能让电路板设计者在没有仿真模型或者足够的信号完整性专业能力的情况下, 简单而快捷地分析信号质量的问题和原因。
由于使用了工业和市场领先的Cadence Sigrity技术, Sigrity ERC超越了简单的基于几何的设计规则检查, 分析到那些通常只能被专业SI/PI工具发现的信号质量问题。


OrCAD PCB Productivity Toolbox

OrCAD PCB Productivity Toolbox提供了一套实用工具,旨在通过启用或简化当前常见或新兴的许多设计任务来提高PCB设计人员的工作效率,工具箱实用程序直接集成到OrCAD PCB编辑器环境中,也遵守其一贯的执行风格,对设计人员的工具使用习惯几乎没有影响。


Cadence OrCAD Capture原理图输入

Cadence OrCAD Capture是一款具有简单易用、功能特点丰富的电路原理图输入工具。由于它简单直观的使用模式和易用性使其成为全球最受欢迎的设计输入工具。同时具有元件信息管理系统(CIS)可以在线访问或从中心元件数据库中调用元器件符号,可以极大的提高电路图的绘制效率。

OrCAD Capture CIS

Orcad Capture CIS/ Allegro Design Entry CIS 16.6新增功能列表,如下,具体内容及相关操作见技术白皮书。

1.   在Capture下运行SigXplorer进行信号完整性分析

2.      从菜单中放置PSpice元件

3.      配置菜单和工具栏

4.      设计和库文件保存功能的扩展

5.      查找功能的扩展

6.      NetGroup使用模型的升级

7.      查询并替换Off-Page Connector(端口连接符)

8.      Cache更新扩展

9.      为元器件设置 User Assigned Flag.

10.        实现同一个设计中不同层次电路图的自动顺序编号

11.        数据库压缩与处理能力的增强

12.        打开由低版本软件生成的设计文件

13.        关闭所有标签页

14.        DRC功能扩展

15.        Project SaveAs功能的扩展

16.        学习资料

II. Capture 16.6中已经解决的重要问题

1、CCR 1065649: 兼容16.5和16.3版本问题

2、CCR 730224:对库文件进行了更新但没有更新信息

3、CCR 724738:Update/Replace Cache对用户定义的引脚形状无效

序号 文件名称 文件大小 上传时间
1    2020-04-01
2   OrCAD PCB Designer-U-Creative.pdf 1.04MB 2020-03-20
3   Cadence OrCAD FPGA System Planner.pdf 6.83MB 2020-03-25
4   Allegro_PCB_Design.pdf 2.67MB 2020-03-20
5   OrCAD PCB Designer-U-Creative.pdf 1.04MB 2020-03-20
6   Allegro Pspice Simulator.pdf 8.94MB 2020-03-20
7   Cadence Allegro Design Authoring.pdf 7.37MB 2020-03-19
8   OrCAD Signal Explorer.pdf 4.89MB 2020-03-18
9   orcad-productivity-toolbox-U-Creative.pdf 5.31MB 2020-03-14
10   OrCAD Sigrity ERC 404 KB 2011-09-07
11   Cadence PCB Designer_datasheet.pdf 904 KB 2010-11-18
12   Cadence OrCAD Capture原理图输入.pdf 849 KB 2010-11-18