全国销售免费咨询热线:400-800-1070

OrCAD Documentation Editor

OrCAD Documentation Editor是一个智能的、自动的PCB文档创建工具,把传统方式复杂的PCB文档创建工作缩短到数分钟内完成。OrCAD Documentation Editor开发成windows桌面应用程序的样式和模型-如图1,能够帮助您快速轻松的创建应用于PCB制造和装配的文档。


OrCAD Documentation Editor就是为了创建PCB文件而设计的,它能利用OrCADPCB CAD数据,智能创建链接到PCB的视图、绘图、详细文档注释、钻孔表、元件列表和其他关键的文档详细信息。这样的文档更能准确的阐述设计意图,成功引导PCB的制作、装配和检查。完整的Documentation Editor发布包包括所有建立、查看和归档最终产品的必须数据。

产品特点

1.直观的Windows桌面程序样式和模型,提高PCB文档创建效率和易用性。

2.与OrCADPCB Editor紧密集成,使用简单的单击命令就能传递设计数据,以加快图纸创建流程。

3.智能自动化创建应用于PCB制造、装配和检查的图纸,节省时间,整个创建流程不是以天计算。

4.通过与OrCADPCB CAD源数据保持同步,自动创建元器件装配视图、钻孔图案视图、详细信息和元件列表,省去繁琐的手工绘图。

5.在OrCAD PCBEditor里的设计改动信息会自动传给所有相关的图纸元素,大大地减少了由于设计改动需要更新图纸的时间。

文档特色

  • 创建绘图

标准的或自定义的绘图元素可以非常容易的从特定绘制面板中拖拽方式添加。您可以拖拽到指定的绘图元素,例如板边框、标题栏、PCB视图、钻孔表、详细信息视图、文本框和注释块。添加的绘图元素可以轻易地调整位置、大小和自定义。每种元素都可以独立进行缩放、格式化和转化(旋转,镜像和翻转等)。在一个绘图里的绘图元素的数量是不做限制。

  • 制造和组装图绘制工具

这个绘制工具支持把PCB视图添加进制造和装配绘图里。您可以拖拽诸如板框、PCB正、反面、钻孔图形、钻孔表、元件李彪、器件坐标表和许许多多其他元素。绘制详细的模板可以自动创建详细视图,如过孔、堆栈结构、叠层、倒角、V-cut和其他一些通用的绘图元素类型。

PCB的器件装配图可以根据设计本体和元器件列表中变量而改变。您还可以创建应用于PCB装配的流程文档,同时可以轻松根据每一装配流程、工艺步骤表和基于零件清单生成不同的颜色的绘图。

这个工具同时很多先进的绘制功能,如图绘制几何尺寸和公差(GD&T)、坐标尺寸标注、盲埋孔层堆栈结构、PCB视图和钻孔表。


  • 设计驱动的文档创建

OrCAD Documentation Editor的绘制内容是可以直接从OrCAD PCBCAD数据导出。元件、管脚、层、孔、装配面、装配变量、器件属性、钻孔和符号,还有其他管脚设计数据是可以完整导入以保证文档的准确性。

外部的内容如JPEG、BMP、GIF和TIFF都可以导入和合并仅进绘图中。OLE对象和视频文件也可以导入和链接到文档,也可以选择存储在文档发布包里。另外,Gerber文件和DXF文件也可以导入或导出。


  • ECO

所有在OrCADDocumentation Editor里绘制的元素都与OrCAD PCB CAD数据保持同步,在OrCAD Documentation Editor里打开修改设计,通过简单的刷新源CAD数据就可以快速执行工程变更单(ECO)的更新,刷新时所有的绘制元素如PCB视图、表格、详细信息、元件列表和钻孔图等等都可以随新设计更新。在刷新过程中,所有用户定制的元素都保持不变,这样就进一步降低了文档的返工。


OrCAD Signal Explorer

Cadence OrCAD Signal Explorer能帮助电子设计工程师们解决在电路板设计过程当中遇到的信号完整性问题,这些问题在原理图设计阶段到PCB元器件的布局和布线过程中一直存在。它可以进行布线前和布线 后的网络拓扑结构提取、信号仿真分析和验证,允许用户制定设计规则来驱动网络的互连方式来提高PCB设计的稳定性。

Cadence Allegro Design Authoring

系统厂商一直以来都在寻求以尽可能低的成本创新产品, 这迫切需要一种方法来创造性的产品设计---要求更短、更可预测的设计周期。随着新的标准接口、体系架构和实现方法等设计要求的不断加强,硬件设计师需要一个完整的设计输入解决方案来平衡不断发展的技术和方法的需要。Cadence Allegro Design Authoring是一种可扩展的、易用的设计解决方案,使用图表和电子表格界面来加快设计意图的实现过程(集成可驱动性的高速设计约束)。

Allegro Pspice Simulator

在较大的电路设计系统上,PCB设计团队需要快速、可靠的仿真软件来实现对设计的收敛Cadence Allegro PSpice®System Designer提供PCB设计人员的仿真技术是把电路仿真环境与PCB布局布线设计环境完全集成在一起,构成一个完整的统一集成环境设计师通过集成模拟和事件驱动数字仿真,可以在不牺牲精度的情况下提高仿真速度。同时,使用PSpice高级分析功能,设计师可以最大限度的提高电路的性能、提高成品率和可靠性

OrCAD PCB Designer

OrCAD PCB Designer提供了PCB从概念到生产所有环节所需要的设计解决方案,它具有灵活可扩展特点且经过产品设计验证,市场覆盖了从智能控制、工业机器人、汽车和航空航天等,OrCAD PCB Designer Standard和OrCAD PCB Designer Professional产品均可帮助客户在当今的电子市场保持一定的竞争力。OrCAD PCB 设计解决方案可以缩短设计周期,挑战新兴的软硬结合基板设计,可大大加快产品上市时间,实现设计目标。

Allegro PCB Design Solution

        随着半导体工业的发展,产生了越来越多的新型半导体器件,这也对设计带来了更大的技术挑战,比如器件引脚越来越多,而引脚间距越来越小,如BGA器件。此外,新型器件所应用的标准接口,如DDR3,DDR4,PCI Express Gen3,USB3.0等,需要采用新的方法进行电路设计。为了解决这些问题,PCB设计人员需要找到更好的解决方案来应对新技术带来的各种挑战。

Cadence OrCAD FPGA System Planner

      当工程师在PCB板上设计大规模引脚FPGA时,他们将遇到一些挑战:包括创建最初引脚分配、FPGA与原理图相结合、以及确保FPGA的合理布线。Cadence OrCAD FPGA System Planner正是为了应对如此的挑战,该模块为FPGA和PCB的协同设计提供了一个完整 的、并具有可扩展性的解决方案,它能使以创建最优“器件-规则-准确”为目标的引脚分配过程自动进行。使用自动引脚分配综合技术来 代替以前容易出错的手动操作过程,就可通过这个独特的布局解决方 案减少在PCB板设计过程当中出现的反复迭代次数,同时缩短了创建最优引脚分配所需要的时间。 

OrCAD PSpice Designer

OrCAD PSpice Designer是一款高性能的、经过工业级设计验证的数模混合电路仿真和波形查看仿真工具,作为全球最流行的、通用的、元器件和IC模型可扩展的混合电路仿真器,OrCAD PSpice软件仿真技术适用于许多行业领域的产品设计中,如航空航天、医疗、电力电子和汽车等行业,也广泛应用于一些研究机构作为设计参考实现来使用。它能够模拟你的设计从简单的电路,复杂的电路,功率电源系统到射频系统和定制的IC设计。内置数学函数,ABM行为建模,电路优化,机电系统联合仿真,其电路模拟仿真环境已经远远超过一般意义的电路仿真软件。

Cadence SiP Layout

      系统级封装(SiP)的实现为系统架构师和设计师带来了新的障碍。传统的EDA解决方案未能将高效的SiP发展所需的设计流程自动化。通过启动和集成设计理念的探索,捕捉,构建,优化,以及验证复杂的多芯片和PCB组件的分立基板,Cadence的SiP设计技术简化了多个高引脚数的芯片与单一基板间的集成。

OrCAD Sigrity ERC

Sigrity™ ERC(电气规则检查)拥有电气规则检查的功能,这能让电路板设计者在没有仿真模型或者足够的信号完整性专业能力的情况下, 简单而快捷地分析信号质量的问题和原因。
由于使用了工业和市场领先的Cadence Sigrity技术, Sigrity ERC超越了简单的基于几何的设计规则检查, 分析到那些通常只能被专业SI/PI工具发现的信号质量问题。


OrCAD PCB Productivity Toolbox

OrCAD PCB Productivity Toolbox提供了一套实用工具,旨在通过启用或简化当前常见或新兴的许多设计任务来提高PCB设计人员的工作效率,工具箱实用程序直接集成到OrCAD PCB编辑器环境中,也遵守其一贯的执行风格,对设计人员的工具使用习惯几乎没有影响。


Cadence OrCAD Capture CIS

Cadence OrCAD Capture CIS全球应用最多且经过生产验证的原理图输入工具和强大的元件信息管理系统。Cadence OrCAD Capture CIS集成强大的原理图设计功能,其特点主要是具有快捷的元件信息管理系统(CIS),并具有通用PCB设计入口。扩展的CIS功能可以方便地访问本地元件优选数据库和元件信息。通过减少重新搜索元件信息或重复建库,手动输入元件信息,维护元件数据的时间,从而可以提高生产率。无论是设计全新的模拟,数字,或混合信号电路,还是修改现有电路板的电路原理图,或进行层次结构电路图设计,OrCAD Capture CIS提供电路设计从构思到生产所需的一切。

Cadence OrCAD Capture原理图输入

Cadence OrCAD Capture是一款具有简单易用、功能特点丰富的电路原理图输入工具。由于它简单直观的使用模式和易用性使其成为全球最受欢迎的设计输入工具。同时具有元件信息管理系统(CIS)可以在线访问或从中心元件数据库中调用元器件符号,可以极大的提高电路图的绘制效率。

OrCAD Capture CIS

Orcad Capture CIS/ Allegro Design Entry CIS 16.6新增功能列表,如下,具体内容及相关操作见技术白皮书。

1.   在Capture下运行SigXplorer进行信号完整性分析

2.      从菜单中放置PSpice元件

3.      配置菜单和工具栏

4.      设计和库文件保存功能的扩展

5.      查找功能的扩展

6.      NetGroup使用模型的升级

7.      查询并替换Off-Page Connector(端口连接符)

8.      Cache更新扩展

9.      为元器件设置 User Assigned Flag.

10.        实现同一个设计中不同层次电路图的自动顺序编号

11.        数据库压缩与处理能力的增强

12.        打开由低版本软件生成的设计文件

13.        关闭所有标签页

14.        DRC功能扩展

15.        Project SaveAs功能的扩展

16.        学习资料

II. Capture 16.6中已经解决的重要问题

1、CCR 1065649: 兼容16.5和16.3版本问题

2、CCR 730224:对库文件进行了更新但没有更新信息

3、CCR 724738:Update/Replace Cache对用户定义的引脚形状无效

序号 文件名称 文件大小 上传时间
1    2020-04-01
2   OrCAD PCB Designer-U-Creative.pdf 1.04MB 2020-03-20
3   Cadence OrCAD FPGA System Planner.pdf 6.83MB 2020-03-25
4   Allegro_PCB_Design.pdf 2.67MB 2020-03-20
5   OrCAD PCB Designer-U-Creative.pdf 1.04MB 2020-03-20
6   Allegro Pspice Simulator.pdf 8.94MB 2020-03-20
7   Cadence Allegro Design Authoring.pdf 7.37MB 2020-03-19
8   OrCAD Signal Explorer.pdf 4.89MB 2020-03-18
9   orcad-productivity-toolbox-U-Creative.pdf 5.31MB 2020-03-14
10   OrCAD Sigrity ERC 404 KB 2011-09-07
11   Cadence PCB Designer_datasheet.pdf 904 KB 2010-11-18
12   Cadence OrCAD Capture原理图输入.pdf 849 KB 2010-11-18
13   Cadence OrCAD Capture CIS.pdf 1.8 MB 2010-11-18