Cadence Sigrity
Sigrity XtractIM
Cadence Sigrity XtracIM工具提供了一个完整的专门针对IC封装应用模型提取环境。该工具以IBIS或SPICE电路网表格式生成IC封装的电气模型。这些简洁的寄生模型可以是每个pin/net RLC列表、耦合矩阵或Pi/T SPICE子电路。通过使用xtractm创建的模型,可以快速评估封装的电气特性,并通过包含驱动器、接收器和其他互连来执行系统级信号和电源完整性仿真。Xtractm比其他方法快一个数量级以上,并且还产生更高的精度和更多的宽带封装模型。
Sigrity Advanced SI
用SystemSI评估端对端串行通道的性能可以快速的对设计方案进行取舍。对于多个串行通道的设计,可以通过高效的总线扫描功能自动化分析可行的方案。
SystemSI能够判断10Gbps以上的设计中串扰对抖动的影响。SystemSI可以支持奇模、偶模、最差和随机串扰分析。相邻的信号网络可以用同相、反相和随机的方式打开或关闭。在支持通道设计快速改进的同时,SystemSI还可以评估IC芯片信号处理和时钟数据恢复(CDR)的效果。
SystemSI主要用于处理高速数据通道,仿真时可以模拟出几百万bit的数据进行仿真,并能充分考虑从DC到10Gbps以上的串行通道数据传输设计,提供了很高精度的仿真,准确清晰的显示了误码率评估数据,在设计高速的串行通道时非常有用。