OrCAD Panel Editor
OrCAD Panel Editor是一个PCB制板设计工具,它将拼板、文档编制的复杂流程智能化、自动化,简化设计流程,产生简单或者复杂的PCB装配版图,相对传统的手工操作方式可以节省很多间。OrCAD Panel Editor使用户能快速地设计PCB板图,创建生产图示,指导PCB制板及装配。
功能特点:
- 自动排列创建表格或自动导入数据,智能化处理PCB设计拼版数量。
- 允许快速放置顶层,底层,钻孔或用户拼版的图形,如钻孔图形,注释文字框,V-score细节描述。
- 拼版钻孔和元器件的坐标与PCB中的数据完全一致,包括元件,定位孔,符号等。
- 自动钻孔冲铣路径定义允许Route path沿某个方向的PCB到拼版的任意位置,并能将所有路径规划应用到其他拼版上。
- 拼版绘图细节允许用户添加PCB和钻孔冲洗信息等需要标注的内容。
OrCAD Panel Editor是一个PCB制板设计工具,它将拼板、文档编制的复杂流程智能化、自动化,简化设计流程,产生简单或者复杂的PCB装配版图,相对传统的手工操作方式可以节省很多间。OrCAD Panel Editor使用户能快速地设计PCB板图,创建生产图示,指导PCB制板及装配。
功能特点:
- 自动排列创建表格或自动导入数据,智能化处理PCB设计拼版数量。
- 允许快速放置顶层,底层,钻孔或用户拼版的图形,如钻孔图形,注释文字框,V-score细节描述。
- 拼版钻孔和元器件的坐标与PCB中的数据完全一致,包括元件,定位孔,符号等。
- 自动钻孔冲铣路径定义允许Route path沿某个方向的PCB到拼版的任意位置,并能将所有路径规划应用到其他拼版上。
- 拼版绘图细节允许用户添加PCB和钻孔冲洗信息等需要标注的内容。
OrCAD Signal Explorer
Cadence Allegro Design Authoring
Allegro Pspice Simulator
在较大的电路设计系统上,PCB设计团队需要快速、可靠的仿真软件来实现对设计的收敛。Cadence Allegro PSpice®System Designer提供PCB设计人员的仿真技术是把电路仿真环境与PCB布局布线设计环境完全集成在一起,构成一个完整的统一集成环境。设计师通过集成模拟和事件驱动数字仿真,可以在不牺牲精度的情况下提高仿真速度。同时,使用PSpice高级分析功能,设计师可以最大限度的提高电路的性能、提高成品率和可靠性。
OrCAD PCB Designer
OrCAD PCB Designer提供了PCB从概念到生产所有环节所需要的设计解决方案,它具有灵活可扩展特点且经过产品设计验证,市场覆盖了从智能控制、工业机器人、汽车和航空航天等,OrCAD PCB Designer Standard和OrCAD PCB Designer Professional产品均可帮助客户在当今的电子市场保持一定的竞争力。OrCAD PCB 设计解决方案可以缩短设计周期,挑战新兴的软硬结合基板设计,可大大加快产品上市时间,实现设计目标。
Allegro PCB Design Solution
Cadence OrCAD FPGA System Planner
OrCAD PSpice Designer
OrCAD PSpice Designer是一款高性能的、经过工业级设计验证的数模混合电路仿真和波形查看仿真工具,作为全球最流行的、通用的、元器件和IC模型可扩展的混合电路仿真器,OrCAD PSpice软件仿真技术适用于许多行业领域的产品设计中,如航空航天、医疗、电力电子和汽车等行业,也广泛应用于一些研究机构作为设计参考实现来使用。它能够模拟你的设计从简单的电路,复杂的电路,功率电源系统到射频系统和定制的IC设计。内置数学函数,ABM行为建模,电路优化,机电系统联合仿真,其电路模拟仿真环境已经远远超过一般意义的电路仿真软件。
Cadence SiP Layout
OrCAD Sigrity ERC
Sigrity™ ERC(电气规则检查)拥有电气规则检查的功能,这能让电路板设计者在没有仿真模型或者足够的信号完整性专业能力的情况下, 简单而快捷地分析信号质量的问题和原因。
由于使用了工业和市场领先的Cadence Sigrity技术, Sigrity ERC超越了简单的基于几何的设计规则检查, 分析到那些通常只能被专业SI/PI工具发现的信号质量问题。
OrCAD PCB Productivity Toolbox
OrCAD PCB Productivity Toolbox提供了一套实用工具,旨在通过启用或简化当前常见或新兴的许多设计任务来提高PCB设计人员的工作效率,工具箱实用程序直接集成到OrCAD PCB编辑器环境中,也遵守其一贯的执行风格,对设计人员的工具使用习惯几乎没有影响。
Cadence OrCAD Capture CIS
Cadence OrCAD Capture CIS全球应用最多且经过生产验证的原理图输入工具和强大的元件信息管理系统。Cadence OrCAD Capture CIS集成强大的原理图设计功能,其特点主要是具有快捷的元件信息管理系统(CIS),并具有通用PCB设计入口。扩展的CIS功能可以方便地访问本地元件优选数据库和元件信息。通过减少重新搜索元件信息或重复建库,手动输入元件信息,维护元件数据的时间,从而可以提高生产率。无论是设计全新的模拟,数字,或混合信号电路,还是修改现有电路板的电路原理图,或进行层次结构电路图设计,OrCAD Capture CIS提供电路设计从构思到生产所需的一切。
Cadence OrCAD Capture原理图输入
OrCAD Capture CIS
Orcad Capture CIS/ Allegro Design Entry CIS 16.6新增功能列表,如下,具体内容及相关操作见技术白皮书。
1. 在Capture下运行SigXplorer进行信号完整性分析
2. 从菜单中放置PSpice元件
3. 配置菜单和工具栏
4. 设计和库文件保存功能的扩展
5. 查找功能的扩展
6. NetGroup使用模型的升级
7. 查询并替换Off-Page Connector(端口连接符)
8. Cache更新扩展
9. 为元器件设置 User Assigned Flag.
10. 实现同一个设计中不同层次电路图的自动顺序编号
11. 数据库压缩与处理能力的增强
12. 打开由低版本软件生成的设计文件
13. 关闭所有标签页
14. DRC功能扩展
15. Project SaveAs功能的扩展
16. 学习资料
II. Capture 16.6中已经解决的重要问题
1、CCR 1065649: 兼容16.5和16.3版本问题
2、CCR 730224:对库文件进行了更新但没有更新信息
3、CCR 724738:Update/Replace Cache对用户定义的引脚形状无效